A Tamper Resistant Hardware Accelerator for RSA Cryptographic Applications / A., Mazzeo; Mazzocca, Nicola; L., Romano; G. P., Saggese. - In: JOURNAL OF SYSTEMS ARCHITECTURE. - ISSN 1383-7621. - STAMPA. - (2004), pp. 711-727.
File in questo prodotto:
Non ci sono file associati a questo prodotto.
I documenti in IRIS sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.